近日,北京郵電大學(xué)EDA交叉團(tuán)隊(duì)(集成電路學(xué)院趙康教授、翟建旺特聘副研究員、計(jì)算機(jī)學(xué)院石川教授)在集成電路EDA領(lǐng)域國際頂會(huì)與學(xué)科競(jìng)賽中取得多項(xiàng)突破。團(tuán)隊(duì)多項(xiàng)創(chuàng)新性研究成果被2025設(shè)計(jì)自動(dòng)化會(huì)議(DesignAutomationConference,DAC)全文接收,并在中國研究生創(chuàng)“芯”大賽EDA精英挑戰(zhàn)賽中斬獲最高獎(jiǎng)“菁英杯”。
DAC會(huì)議是中國計(jì)算機(jī)學(xué)會(huì)推薦國際學(xué)術(shù)會(huì)議目錄中的A類國際頂會(huì)(CCF-A),與國際計(jì)算機(jī)輔助設(shè)計(jì)會(huì)議(ICCAD)、歐洲設(shè)計(jì)自動(dòng)化與測(cè)試大會(huì)(DATE)、亞洲及南太平洋設(shè)計(jì)自動(dòng)化會(huì)議(ASP-DAC)并稱EDA領(lǐng)域四大國際學(xué)術(shù)會(huì)議,代表全球電子設(shè)計(jì)自動(dòng)化(ElectronicDesignAutomation,EDA)研究的最高水平。
我校師生團(tuán)隊(duì)刻苦鉆研,勇于攻關(guān),針對(duì)異構(gòu)可重構(gòu)芯片平臺(tái)的奇異值分解加速技術(shù)研究成果,面向異構(gòu)可重構(gòu)芯片平臺(tái)的兼具高性能、低功耗的稀疏矩陣乘法加速方案相關(guān)成果,基于圖神經(jīng)網(wǎng)絡(luò)的片上電源網(wǎng)絡(luò)的電壓降預(yù)測(cè)技術(shù)研究,機(jī)器學(xué)習(xí)輔助芯片時(shí)序預(yù)測(cè)方面等多項(xiàng)創(chuàng)新性研究成果被2025設(shè)計(jì)自動(dòng)化會(huì)議(DesignAutomationConference,DAC)全文接收。
北京郵電大學(xué)EDA團(tuán)隊(duì)在中國研究生創(chuàng)“芯”大賽•EDA精英挑戰(zhàn)賽中共斬獲8項(xiàng)大獎(jiǎng),包括菁英杯(最高獎(jiǎng)之一)1項(xiàng)、一等獎(jiǎng)1項(xiàng)、三等獎(jiǎng)1項(xiàng)、企業(yè)特別獎(jiǎng)1項(xiàng)、學(xué)術(shù)進(jìn)取獎(jiǎng)2項(xiàng)、優(yōu)秀指導(dǎo)教師獎(jiǎng)2項(xiàng)。
北京郵電大學(xué)EDA團(tuán)隊(duì)將持續(xù)聚焦國家重大戰(zhàn)略需求,積極探索集成電路人才培養(yǎng)模式,努力培養(yǎng)新時(shí)代集成電路產(chǎn)業(yè)高質(zhì)量人才,為國家突破技術(shù)封鎖貢獻(xiàn)關(guān)鍵力量。
本網(wǎng)站的信息及數(shù)據(jù)主要來源于網(wǎng)絡(luò)及各院校網(wǎng)站,本站提供此信息之目的在于為高考生提供更多信息作為參考,由于各方面情況的不斷調(diào)整與變化,敬請(qǐng)以權(quán)威部門公布的正式信息為準(zhǔn)。